Manual d'usuari AT-START-F407
Comenceu amb AT32F407VGT7
Introducció
AT-START-F407 està dissenyat per ajudar-vos a explorar les funcions d'alt rendiment del microcontrolador de 32 bits, AT32F407 incrustat amb ARM Cortex® -M4F amb FPU, i ajudar-vos a desenvolupar les vostres aplicacions.
AT-START-F407 és una placa d'avaluació basada en el xip AT32F407VGT7 amb indicadors LED, botons, un connector USB micro-B, un connector Ethernet RJ45, un connector d'extensió Arduino TM Uno R3 i una memòria Flash SPI ampliada de 16 MB. Aquest tauler d'avaluació incorpora l'eina de depuració/programació AT-Link-EZ sense necessitat d'altres eines de desenvolupament.
Acabatview
1.1 Característiques
AT-START-F407 té les següents característiques:
- L'AT-START-F407 té un microcontrolador AT32F407VGT7 integrat que incorpora ARM Cortex® – M4F, processador de 32 bits, 1024 KB de memòria Flash i 96+128 KB SRAM, paquets LQFP100.
- Connector AT-Link integrat:
− L'AT-Link-EZ integrat es pot utilitzar per programar i depurar (AT-Link-EZ és una versió simplificada d'AT-Link i no admet el mode fora de línia)
− Si AT-Link-EZ es separa d'aquesta placa inclinant-se al llarg de l'articulació, AT-START-F407 es pot connectar a un AT-Link independent per programar i depurar - ARM estàndard de 20 pins integrat JTAG connector (amb un connector JTAG/Conector SWD per a programació/depuració)
- 16 MB SPI Flash EN25QH128A s'utilitza com a memòria Flash ampliada Banc 3
- Diversos mètodes d'alimentació:
− A través del bus USB d'AT-Link-EZ
− A través del bus USB (VBUS) de l'AT-START-F407
− Font d'alimentació externa de 7 ~ 12 V (VIN)
− Font d'alimentació externa de 5 V (E5V)
− Font d'alimentació externa de 3.3 V - 4 x indicadors LED:
− LED1 (vermell) utilitzat per a l'encesa de 3.3 V
− 3 x indicadors LED d'usuari, LED2 (vermell), LED3 (groc) i LED4 (verd) - 2 botons (botó d'usuari i botó de restabliment)
- Cristall HSE de 8 MHz
- Cristall LSE de 32.768 kHz
- Connector USB micro-B
- Ethernet PHY amb connector RJ45
- Es poden connectar ràpidament diversos connectors d'extensió a una placa prototip i són fàcils d'explorar:
− Connector d'extensió Arduino™ Uno R3
− Connector d'extensió del port d'E/S LQFP100
1.2 Definició de termes
- Jumper JPx ON
Jumper instal·lat - Jumper JPx DESACTIVAT
Jump no instal·lat - Resistència Rx ON
Curtcircuit per soldadura o resistència de 0Ω - Resistència Rx OFF Obert
Inici ràpid
2.1 Comença
Configureu la placa AT-START-F407 en l'ordre següent per iniciar l'aplicació:
- Comproveu la posició del pont al tauler:
JP1 està connectat a GND o OFF (el pin BOOT0 és 0 i BOOT0 té una resistència desplegable a l'AT32F407VGT7); JP4 opcional o OFF (BOOT1 està en qualsevol estat); El pont d'una sola peça JP8 està connectat a l'E/S de la dreta. - Connecteu la placa AT-START-F407 a l'ordinador mitjançant un cable USB (tipus A a micro-B) i la placa s'alimentarà mitjançant el connector USB AT-Link-EZ CN6. El LED1 (vermell) està sempre encès i els altres tres LED (LED2 a LED4) comencen a parpellejar al seu torn.
- Després de prémer el botó d'usuari (B2), es canvia la freqüència de parpelleig de tres LED.
2.2 Cadenes d'eines compatibles amb AT-START-F407
- ARM® Keil®: MDK-ARM™
- IAR™: EWARM
Maquinari i maquetació
La placa AT-START-F407 està dissenyada al voltant d'un microcontrolador AT32F407VGT7 en paquet LQFP100.
La figura 1 mostra les connexions entre AT-Link-EZ, AT32F407VGT7 i els seus perifèrics (botons, LEDs, USB, Ethernet RJ45, memòria flash SPI i connectors d'extensió)
La figura 2 i la figura 3 mostren aquestes característiques a la placa AT-Link-EZ i AT-START-F407.
![]() |
![]() |
3.1 Selecció de la font d'alimentació
La font d'alimentació de 5 V de l'AT-START-F407 es pot proporcionar mitjançant un cable USB (ja sigui mitjançant el connector USB CN6 de l'AT-Link-EZ o el connector USB CN1 de l'AT-START-F407), o bé mitjançant un connector de 5 Font d'alimentació V (E5V), o mitjançant una font d'alimentació externa de 7 ~ 12 V (VIN) mitjançant 5V voltage regulador (U1) a la placa. En aquest cas, la font d'alimentació de 5 V proporciona la potència de 3.3 V requerida pels microcontroladors i perifèrics mitjançant el vol de 3.3 V.tage regulador (U2) a la placa.
El pin de 5 V de J4 o J7 també es pot utilitzar com a font d'alimentació d'entrada. La placa AT-START-F407 ha d'estar alimentada per una font d'alimentació de 5 V.
El pin de 3.3 V de J4 o el pin VDD de J1 i J2 també es pot utilitzar directament com a font d'alimentació d'entrada de 3.3 V. La placa AT-START-F407 ha d'estar alimentada per una font d'alimentació de 3.3 V.
Nota: tret que es proporcionin 5 V a través del connector USB (CN6) de l'AT-Link-EZ, l'AT-Link-EZ no s'alimentarà amb altres mètodes d'alimentació.
Quan una altra placa d'aplicació està connectada a J4, els pins VIN, 5 V i 3.3 V es poden utilitzar com a potència de sortida; Pin de 5 V de J7 utilitzat com a potència de sortida de 5 V; el pin VDD de J1 i J2 s'utilitza com a potència de sortida de 3.3 V.
3.2 IDD
En el cas de JP3 OFF (símbol IDD) i R13 OFF, es permet connectar un amperímetre per mesurar el consum d'energia de l'AT32F407VGT7.
- JP3 desactivat, R13 activat
AT32F407VGT7 està alimentat. (Configuració per defecte i el connector JP3 no està muntat abans de l'enviament) - JP3 ON, R13 DESACTIVAT
AT32F407VGT7 està alimentat. - JP3 DESACTIVAT, R13 DESACTIVAT
S'ha de connectar un amperímetre per mesurar el consum d'energia de l'AT32F407VGT77 (si no hi ha amperímetre, l'AT32F407VGT7 no es pot alimentar).
3.3 Programació i depuració
3.3.1 AT-Link-EZ incrustat
El tauler d'avaluació incorpora l'eina de programació i depuració Artery AT-Link-EZ perquè els usuaris programin/depurin l'AT32F407VGT7 a la placa AT-START-F407. AT-Link-EZ admet el mode d'interfície SWD i admet un conjunt de ports COM virtuals (VCP) per connectar-se a USART1_TX/USART1_RX (PA9/PA10) de l'AT32F407VGT7. En aquest cas, PA9 i PA10 d'AT32F407VGT7 es veuran afectats per AT-Link-EZ de la següent manera:
- PA9 puja feblement a un nivell alt pel pin VCP RX d'AT-Link-EZ;
- PA10 està fortament pujat a un nivell alt pel pin VCP TX d'AT-Link-EZ
Nota: L'usuari pot desactivar R9 i R10, llavors l'ús de PA9 i PA10 d'AT32F407VGT7 no està subjecte a les restriccions anteriors.
Consulteu el manual d'usuari d'AT-Link per obtenir detalls complets sobre les operacions, l'actualització del microprogramari i les precaucions d'AT-Link-EZ.
El PCB AT-Link-EZ del tauler d'avaluació es pot separar de l'AT-START-F407 inclinant-se al llarg de la junta. En aquest cas, AT-START-F407 encara es pot connectar al CN7 d'AT-Link-EZ mitjançant CN2 (no muntat abans de l'enviament), o es pot connectar amb un altre AT-Link per continuar la programació i la depuració de l'AT32F407VGT7.
3.3.2 ARM® estàndard J de 20 pinsTAG connector
AT-START-F407 també reserva JTAG o connectors de propòsit general SWD com a eines de programació/depuració. Si l'usuari vol utilitzar aquesta interfície per programar i depurar l'AT32F407VGT7, si us plau, separeu l'AT-Link-EZ d'aquesta placa o desactiveu R41, R44 i R46 i connecteu el CN3 (no muntat abans de l'enviament) a la programació i depuració. eina. Es recomana utilitzar les eines de desenvolupament de la sèrie AT-Link per experimentar el millor entorn de depuració malgrat les MCU d'Artery compatibles amb la majoria de les eines de desenvolupament de tercers.
3.4 Selecció del mode d'arrencada
A l'inici, es poden seleccionar tres modes d'arrencada diferents mitjançant la configuració del pin.
Taula 1. Configuració del pont de selecció del mode d'arrencada
| Jumper | Selecció del mode d'arrencada | Configuració | |
| BOT1 | BOOTO | ||
| JP1 connectat a GND o OFF; JP4 opcional o OFF |
X(1) | 0 | Arrencada des de la memòria flash interna (configuració predeterminada de fàbrica) |
| JP1 connectat a VDD JP4 connectat a GND |
0 | 1 | Arrencada des de la memòria del sistema |
| JP1 connectat a VDD JP4 connectat a VDD |
1 | 1 | Arrencada des de SRAM |
(1) Es recomana que JP4 seleccioni GND quan no s'utilitza la funció PB2.
3.5 Font de rellotge externa
3.5.1 Font de rellotge HSE
El cristall de 8 MHz de la placa s'utilitza com a font de rellotge HSE
3.5.2 Font de rellotge LSE
Hi ha tres modes de maquinari per configurar les fonts externes de rellotge de baixa velocitat:
- Cristall a bord (configuració per defecte):
El cristall de 32.768 kHz de la placa s'utilitza com a font de rellotge LSE. La configuració del maquinari ha de ser: R6 i R7 ON, R5 i R8 OFF. - Oscil·lador des de PC14 extern:
L'oscil·lador extern s'injecta des del pin-3 de J2. La configuració del maquinari ha de ser: R5 i R8 ON, R6 i R7 OFF. - LSE no utilitzat:
PC14 i PC15 s'utilitzen com a GPIO. La configuració del maquinari ha de ser: R5 i R8 ON, R6 i R7 OFF.
3.6 indicadors LED
- LED d'alimentació 1
El vermell indica que la placa està alimentada per 3.3 V - LED d'usuari 2
Vermell, connectat al pin PD13 de AT32F407VGT7. - LED d'usuari 3
Groc, connectat al pin PD14 de AT32F407VGT7. - LED d'usuari 4
Verd, connectat al pin PD15 de AT32F407VGT7.
3.7 Botons
- Botó de reinici B1
Connectat a NRST per restablir AT32F407VGT7 - Botó d'usuari B2
Per defecte, està connectat al PA0 de l'AT32F407VGT7 i, alternativament, s'utilitza com a botó wak (R19 ON, R21 OFF); O connectat a PC13 i alternativament utilitzat com a TAMPBotó ER-RT (R19 OFF, R21 ON)
3.8 Dispositiu USB
La placa AT-START-F407 admet la comunicació de dispositius USB a tota velocitat mitjançant un connector USB micro-B (CN1). VBUS es pot utilitzar com a font d'alimentació de 5 V de la placa AT-START-F407.
3.9 Connecteu-vos al banc 3 de memòria Flash mitjançant la interfície SPIM
El SPI Flash EN25QH128A de la placa està connectat a l'AT32F407VGT7 mitjançant la interfície SPIM i s'utilitza com a Banc 3 de memòria Flash ampliada.
Quan utilitzeu el Banc 3 de la memòria Flash mitjançant la interfície SPIM, el pont d'una peça JP8, tal com es mostra a la Taula 2, hauria de seleccionar el costat esquerre de l'SPIM. En aquest cas, PB1, PA8, PB10 PB11, PB6 i PB7 no estan connectats al connector d'extensió d'E/S LQFP100 extern. Aquests 6 pins es marquen afegint [*] després del nom del pin del connector d'extensió a la serigrafia de la PCB.
Taula 2. Configuració dels ponts GPIO i SPIM
| Jumper | Configuració |
| JP8 connectat a E/S | Utilitzeu la funció E/S i Ethernet MAC (Configuració per defecte abans de l'enviament) |
| JP8 connectat a SPIM | Utilitzeu la funció SPIM |
3.10 Ethernet
AT-START-F407 incorpora un connector Ethernet PHY DM9162NP (U8) i RJ45 (J10, transformador d'aïllament intern), que admet una comunicació Ethernet de doble velocitat de 10/100 Mbps.
Quan utilitzeu Ethernet MAC, el pont d'una sola peça JP8, tal com es mostra a la Taula 2, hauria de seleccionar l'E/S correcta. En aquest cas, PA8, PB10 i PB11 estan connectats als connectors d'extensió d'E/S LQFP100 externs.
Ethernet PHY està connectat a l'AT32F407VGT7 en mode RMII de manera predeterminada. En aquest cas, el rellotge de 25 MHz requerit per PHY el proporciona el pin CLKOUT (PA8) de AT32F407VGT7 al pin XT1 de PHY, mentre que el rellotge de 50 MHz requerit per RMII_REF_CLK (PA1) de l'AT32F407VGT7 el proporciona el pin 50MCLK de PHY. El pin 50MCLK s'ha de tirar cap amunt a l'encesa.
Ethernet PHY i AT32F407VGT7 es poden connectar en mode MII. L'usuari ha de seguir les notes de l'extrem inferior esquerre de la figura 8. En aquest moment, el TXCLK i el RXCLK de PHY estan connectats al MII_TX_CLK (PC3) i al MII_RX_CLK (PA1) de l'AT32F407VGT7, respectivament.
Tingueu en compte que AT32F407VGT7 està connectat al PHY amb el pin de la configuració de reasignació 1.
Per simplificar el disseny del PCB, el PHY no té una memòria Flash externa per assignar l'adreça PHY [3:0] a l'encesa, i l'adreça PHY [3:0] s'estableix per defecte en 0x0. Després de l'encesa, el programari pot reassignar l'adreça PHY mitjançant el connector SMI de PHY.
Per obtenir informació completa sobre Ethernet MAC i DM9162NP de l'AT32F407VGT7, consulteu el manual tècnic i el full de dades respectius.
Si l'usuari no utilitza el DM9162NP a la placa però selecciona els connectors d'extensió d'E/S LQFP100 J1 i J2 per connectar-se a altres plaques d'aplicació Ethernet, consulteu la Taula 3 per desconnectar l'AT32F407VGT7 del DM9162NP.
3.11 Resistències de 0 Ω
Taula 3. Configuració de la resistència de 0 Ω
| Resistències | Estat(1) | Descripció |
| R13 (mesura del consum d'energia del microcontrolador) | ON | Quan JP3 està APAGAT, es connecta 3.3 V al microcontrolador per proporcionar energia |
| OFF | Quan JP3 està APAGAT, 3.3 V permet connectar un amperímetre per mesurar el consum d'energia del microcontrolador (si no hi ha amperímetre, el microcontrolador no es pot alimentar) | |
| R4 (font d'alimentació VBAT) | ON | El VBAT ha d'estar connectat al VDD |
| OFF | VBAT es pot alimentar amb el pin_6 VBAT de J2 | |
| R5, R6, R7 i R8 (LSE) | OFF, ON, ON, OFF | La font de rellotge LSE utilitza el cristall Y1 al tauler |
| ON, OFF, OFF, ON | La font del rellotge LSE és de PC14 o PC14 extern i PC15 s'utilitzen com a GPIO | |
| R17 (VREF+) | ON | VREF+ està connectat a VDD |
| OFF | VREF+ està connectat al pin_2 J21 o Arduino™ connector J3 AREF | |
| R19, R21 (botó d'usuari B2) | ACTIVAT, DESACTIVAT | El botó d'usuari B2 està connectat a PA0 |
| OFF, ON | El botó d'usuari B2 està connectat al PC13 | |
| R29, R30 (PA11, PA12) | OFF, OFF | Quan PA11 i PA12 s'utilitzen com a USB, no estan connectats al pin-20 i pin_21 de J1 |
| ON, ON | Quan PA11 i PA12 no s'utilitzen com a USB, es connecten al pin_20 i al pin_21 de J1 | |
| R62 ~ R64, R71 ~ R86 (USB PHY DM9162) | Vegeu les notes a la cantonada inferior esquerra de Figura 8 |
Ethernet MAC de AT32F407VGT està connectat a DM9162 mitjançant el mode RMII (R66 i R70 són 4.7 kΩ) |
| Vegeu les notes a la cantonada inferior esquerra de Figura 8 | Ethernet MAC de AT32F407VGT està connectat a DM9162 mitjançant el mode MII | |
| Tot APAGAT excepte R66 i R70 | Ethernet MAC de AT32F407VGT7 està desconnectat de DM9162 (en aquest cas, la placa AT-START-F403A és una millor opció) | |
| R31, R32, R33, R34 (ArduinoTM A4, A5) | OFF, ON, OFF, ON | ArduinoTM A4 i A5 estan connectats a ADC_IN11 i ADC_IN10 |
| ON, OFF, ON, OFF | ArduinoTM A4 i A5 estan connectats a I2C1_SDA i I2C1_SCL | |
| R35, R36 (ArduinoTM D10) | OFF, ON | ArduinoTM D10 està connectat a SPI1_SS |
| ACTIVAT, DESACTIVAT | ArduinoTM D10 està connectat a PWM (TMR4_CH1) | |
| R9 (USART1_RX) | ON | USART1_RX de AT32F407VGT7 està connectat a VCP TX d'AT-Link-EZ |
| OFF | USART1_RX de AT32F407VGT7 està desconnectat de VCP TX d'AT-Link-EZ | |
| R10 (USART1_TX) | ON | USART1_TX de AT32F407VGT7 està connectat a VCP RX d'AT-Link-EZ |
| OFF | USART1_TX de AT32F407VGT7 està desconnectat de VCP RX d'AT-Link-EZ |
3.12 Connectors d'extensió
3.12.1 Connector d'extensió Arduino™ Uno R3
L'endoll femella J3~J6 i el mascle J7 admeten el connector estàndard Arduino™ Uno R3. La majoria de les plaques filles dissenyades al voltant d'Arduino™ Uno R3 són adequades per a AT-START-F407.
Nota 1: Els ports d'E/S de l'AT32F407VGT7 són compatibles amb ArduinoTM Uno R3.3 de 3 V, però incompatibles amb 5 V.
Nota 2: Desactiveu R17 si cal subministrar energia a través del pin J3 pin_8 AREF d'AT-START-F407 al VREF+ de AT32F407VGT7 mitjançant la placa filla Arduino™ Uno R3.
Taula 4. Definició del pin del connector d'extensió Arduino™ Uno R3
| Connector | Pin nombre | Arduino nom del pin | AT32F407 Nom del pin | Funcions |
| J4 (Font d'alimentació) | 1 | NC | – | – |
| 2 | IOREF | – | Referència 3.3V | |
| 3 | RESET | NRST | Reinicialització externa | |
| 4 | 3.3 V | – | Entrada/sortida de 3.3 V | |
| 5 | 5V | – | Entrada/sortida de 5 V | |
| 6 | GND | – | Terra | |
| 7 | GND | – | Terra | |
| 8 | VIN | – | Entrada/sortida de 7 ~ 12V | |
| J6 (entrada analògica) | 1 | A0 | PA0 | ADC123_IN0 |
| 2 | A1 | PA1 | ADC123_IN1 | |
| 3 | A2 | PA4 | ADC12_IN4 | |
| 4 | A3 | PB0 | ADC12_IN8 | |
| 5 | A4 | PC1 o PB9(1) | ADC123_IN11 o I2C1_SDA | |
| 6 | A5 | PC0 o PB8(1) | ADC123_IN10 o I2C1_SCL | |
| J5 (byte baix d'entrada/sortida lògica) | 1 | D0 | PA3 | USART2_RX |
| 2 | D1 | PA2 | USART2_TX | |
| 3 | D2 | PA10 | – | |
| 4 | D3 | PB3 | TMR2_CH2 | |
| 5 | D4 | PB5 | – | |
| 6 | D5 | PB4 | TMR3_CH1 | |
| 7 | D6 | PB10 | TMR2_CH3 | |
| 8 | D7 | PA8(2) | – | |
| J3 (byte alt d'entrada/sortida lògica) | 1 | D8 | PA9 | – |
| 2 | D9 | PC7 | TMR3_CH2 | |
| 3 | D10 | PA15 o PB6(1)(2) | SPI1_NSS o TMR4_CH1 | |
| 4 | D11 | PA7 | TMR3_CH2 o SPI1_MOSI | |
| 5 | D12 | PA6 | SPI1_MISO | |
| 6 | D13 | PA5 | SPI1_SCK | |
| 7 | GND | – | Terra | |
| 8 | AREF | – | Entrada/sortida VREF+ | |
| 9 | SDA | PB9 | I2C1_SDA | |
| 10 | SCL | PB8 | I2C1_SCL |
| Connector | Pin nombre | Arduino nom del pin | AT32F407 Nom del pin | Funcions |
| J7 (altres) | 1 | MISO | PB14 | SPI2_MISO |
| 2 | 5V | – | Entrada/sortida de 5 V | |
| 3 | SCK | PB13 | SPI2_SCK | |
| 4 | Extensió MOSI | PB15 | SPI2_MOSI | |
| 5 | RESET | NRST | Reinicialització externa | |
| 6 | GND | – | Terra | |
| 7 | NSS | PB12 | SPI2_NSS | |
| 8 | PB11 | PB11 | – |
- La configuració de la resistència de 0 Ω es mostra a la taula 3.
- L'SPIM ha d'estar desactivat i el pont JP8 d'una sola peça ha de seleccionar E/S, en cas contrari no es poden utilitzar PA8 i PB6.
3.12.2 Connector d'extensió d'E/S LQFP100
Els connectors d'extensió J1 i J2 poden connectar l'AT-START-F407 a la placa de prototipus/embalatge externa. Els ports d'E/S de l'AT32F407VGT7 estan disponibles en aquests connectors d'extensió. J1 i J2 també es poden mesurar amb la sonda d'oscil·loscopi, analitzador lògic o voltímetre.
Nota 1: Desactiveu R17 si és necessari subministrar energia a través del pin J2_21 VREF+ de AT-START-F407 i una font d'alimentació externa,
Esquemàtic
![]() |
![]() |
![]() |
![]() |
![]() |
Historial de revisions
Taula 5. Historial de revisions de documents
| Data | Revisió | Canvis |
| 2020.2.14 | 1.0 | Alliberament inicial |
| 2020.5.12 | 1.1 | 1. LED3 modificat a groc 2. Connectat el TXEN de DM916 a PB11_E, no directament vinculat a AT32F407 3. S'ha modificat la resistència de filferro de 51 Ω entre AT32F407 i DM9162 a un pont de 0 Ω perquè l'AT32F40 es pugui desconnectar completament de DM9162. |
| 2020.9.23 | 1.11 | 1. S'ha canviat el codi de revisió d'aquest document a 3 dígits, amb els dos primers per a la versió de maquinari AT-START i l'últim per a la versió del document. 2. S'ha afegit l'apartat 3.9. |
| 2020.11.20 | 1.20 | 1. S'ha actualitzat la versió d'AT-Link-EZ a 1.2, s'ha ajustat dues files de senyals CN7 i s'ha modificat la serigrafia. 2. Modificació de la serigrafia CN2 d'acord amb les eines de desenvolupament de l'artèria. 3. S'ha afegit un anell de pins de prova GND per facilitar el mesurament. 4. S'ha optimitzat el disseny de potència i s'ha afegit la resistència desplegable del pin DM9162 XT1 per eliminar les pertorbacions del rellotge TXCLK. 5. S'ha eliminat la resistència de 0 Ω entre els pins i els microcontroladors no utilitzats quan el DM9051 funciona en mode RMII. |
AVÍS IMPORTANT: LLEGEIX-HO AMB ATENCIÓ
Els compradors entenen i accepten que els compradors són els únics responsables de la selecció i l'ús dels productes i serveis d'Artery.
Els productes i serveis d'Artery es proporcionen "TAL CUAL" i Artery no ofereix cap garantia expressa, implícita o estatutària, incloses, sense limitació, cap garantia implícita de comerciabilitat, qualitat satisfactòria, no infracció o idoneïtat per a un propòsit particular pel que fa a la qualitat d'Artery. productes i serveis.
Sense perjudici de tot el contrari, els compradors no adquireixen cap dret, títol o interès sobre els productes i serveis d'Artery ni sobre els drets de propietat intel·lectual que s'hi inclouen. En cap cas, els productes i serveis d'Artery proporcionats s'interpretaran com (a) la concessió als compradors, expressament o per implicació, preclusió o d'una altra manera, una llicència per utilitzar els productes i serveis de tercers; o (b) llicència dels drets de propietat intel·lectual de tercers; o (c) garantir els productes i serveis del tercer i els seus drets de propietat intel·lectual.
Els compradors accepten per la present que els productes d'Artery no estan autoritzats per al seu ús, i els compradors no han d'integrar, promocionar, vendre o transferir cap producte d'Artery a cap client o usuari final per utilitzar-los com a components crítics en (a) cap tipus de salut, salut o vida. dispositiu o sistema de suport, o (b) qualsevol dispositiu o sistema de seguretat en qualsevol aplicació i mecanisme d'automoció (inclosos, entre d'altres, sistemes de frens o airbags d'automòbil), o (c) qualsevol instal·lació nuclear, o (d) qualsevol dispositiu de control de trànsit aeri , aplicació o sistema, o (e) qualsevol dispositiu, aplicació o sistema d'armes, o (f) qualsevol altre dispositiu, aplicació o sistema on sigui raonablement previsible que la fallada dels productes de l'Artèria tal com s'utilitzen en aquest dispositiu, aplicació o sistema comportaria a la mort, lesions corporals o danys materials catastròfics.
© 2020 ARTERY Technology Corporation – Tots els drets reservats
2020.11.20
Rev. 1.20
Documents/Recursos
![]() |
Microcontrolador ARTERYTEK AT32F407VGT7 de 32 bits d'alt rendiment [pdfGuia de l'usuari AT32F407VGT7, AT32F407VGT7 Microcontrolador d'alt rendiment de 32 bits, microcontrolador d'alt rendiment de 32 bits, microcontrolador de rendiment de 32 bits, microcontrolador de 32 bits, microcontrolador |







