Guia d'usuari del full d'ordres de la interfície perifèrica sèrie MICROCHIP ATA8510

Introducció
Aquesta guia de l'usuari ofereix un resum de totes les ordres de la interfície perifèrica sèrie (SPI) disponibles amb la família de productes ATA8510 Ultra High Frequency (UHF), incloent una descripció detallada de les ordres, el procediment de configuració, la codificació de les ordres i les descripcions dels paràmetres disponibles. Aquest document també inclou el càlcul del temps SPI, que ajuda a garantir el temps adequat a l'aplicació. Aquest document és aplicable als següents productes:
- ATA8510
- ATA8515
- ATA8210
- ATA8215
- ATA8710
Referències ràpides
Documentació de referència
Per obtenir més informació, consulteu la Guia de l'usuari industrial ATA8510/15 (DS50003142).
Sigles i abreviacions
Taula 1-1. Acrònims i abreviatures
| Acrònims/Abreviatures | Descripció |
| EEPROM | Memòria de només lectura programable esborrable elèctricament |
| FIFO | Primer en entrar, primer en sortir |
| FW | Firmware |
| IRQ | Sol·licitud d'interrupció |
| ROM | Memòria només de lectura |
| RSSI | Indicador de força del senyal rebut |
| RX | Receptor |
| SPI | Interfície perifèrica en sèrie |
| SRAM | Memòria estàtica d'accés aleatori |
| SCK | Rellotge de sèrie |
| SFIFO | Suport primer en entrar, primer en sortir |
| TX | Emissor |
| uC | Microcontrolador |
| UHF | Ultra Alta Freqüència |
S'han acabat les ordres SPIview
Figura 2-1. Ordres SPI
Llegeix el nivell de farciment RX FIFO
Amfitrió uC
ATA8510
| CMD [0x01] | 0 x 00 | 0 x 00 |
| esdeveniments.sistema | esdeveniments.esdeveniments | dades |
| Informació sol·licitada |
| Estat del sistema |
| No s'utilitza des de FW |
Llegir el nivell de farciment TX FIFO
Amfitrió uC
ATA8510
| CMD [0x02] | 0 x 00 | 0 x 00 |
| esdeveniments.sistema | esdeveniments.esdeveniments | dades |
Obteniu bytes d'esdeveniments
Amfitrió uC
ATA8510
| esdeveniments. | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
| sistema | SYS_ERR | CMD_RDY | SYS_RDY | AVCCLOW | BAIX BATT | SFIFO | DFIFO_RX | DFIFO_TX |
| esdeveniments | IDCHKA | WCOKA | SOTA | EOTA | IDCHKB | WCOKB | SOTB | EOTB |
| poder | PWRON | – | NPWRON6 | NPWRON5 | NPWRON4 | NPWRON3 | NPWRON2 | NPWRON1 |
| config | Camí B | PathA | ch[1:0] | – | ser[2:0] | |||
Llegeix RSSI FIFO
Amfitrió uC
ATA8510
| CMD [0x05] | longitud | 0 x 00 | 0 x 00 | … | 0 x 00 | Aquest co (longitud | |
| esdeveniments.sistema | esdeveniments.esdeveniments | maniquí | dades | … | dades |
Llegiu RX FIFO
Amfitrió uC
ATA8510
| CMD [0x06] | longitud | 0 x 00 | 0 x 00 | … | 0 x 00 | Aquest co (longitud | |
| esdeveniments.sistema | esdeveniments.esdeveniments | maniquí | dades | … | dades |
Llegiu RX FIFO
Amfitrió uC
ATA8510
| Nom | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
| serviceChannelConfig | enaPathB | enaPathA | canal[1:0] | – | servei[2:0] | |||
| Nom | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
| serviceChannelConfig | – | – | – | – | startPollingIndex | |||
| Nom | Bit 7 | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |
| tuneCheckConfig | EN_ANT_TUNE | EN_TEMP_MEAS | EN_SRCCAL | EN_FRCCAL | EN_VCOCAL | – | EN_SELFCHECK | – |
| CMD [0x12] | 0 x 00 | 0 x 00 |
| esdeveniments.sistema | esdeveniments.esdeveniments | versió rom |
El mecanisme d'increment s'ha de realitzar de la següent manera per garantir que es proporcionin les dades adequades:
Paràmetre al byte nx [x>=2] = 0x01
Paràmetre al byte ny [y<=1] = 0x00
[n = nombre de bytes transmesos mitjançant SPI]
| CMD [0x17] | valor |
| esdeveniments.sistema | esdeveniments.esdeveniments |
| 0 x 00 | desactivar |
| 0 x 01 | 2.0 V |
| 0 x 02 | 2.1 V |
| 0 x 03 | 2.2 V |
| 0 x 04 | 2.3 V |
| 0 x 05 | 2.4 V |
| 0 x 06 | 2.5 V |
| 0 x 07 | 2.6 V |
| 0 x 08 | 2.7 V |
| 0 x 09 | 2.8 V |
| 0x0A | 2.9 V |
| 0x0B | 3.0 V |
| 0x0C | 3.1 V |
| 0x0D | 3.2 V |
| 0x0E | 3.3 V |
| 0x0F | 3.4 V |
Càlcul del temps SPI
Figura 3-1. Càlcul del temps SPI

| Temps | Temps al 40%interrompre l'ús | Descripció | Depèn | Temporització |
| T0 | 0 o 25 µs | El temps des del mode de repòs NSS LOW fins a AVRactive està habilitat | 0 µs si no s'utilitza cap mode de repòs o 25 µs per a qualsevol mode de repòs | 25 μs |
| T1 | 17.6 µs | Temps des de l'AVR actiu fins a l'inici del primer byte de telegrama | INT1 IRQ (front de baixada) | 45 cicles (ISR) + 15 cicles de temps de resposta d'interrupció |
| T2 | 16 µs | És hora de canviar en un SPI-byte amb f_SCK | f_SCK a 500 kHz (màxim) | 8 bits / 500 kbit/s |
| T3 | 35.1 µs | És hora de gestionar l'últim byte | SPI RX/TX buffer IRQ Nota: depèn de l'ordre SPI | màx. 120 cicles (*2) |
| T4 | 16.1 µs | Telegrama de temps d'inactivitat SPI | INT1 IRQ (front ascendent) | 40 cicles (ISR) + 15 cicles de temps de resposta d'interrupció |
Càlcul de temps realitzat amb un rellotge central AVR de 5.7 MHz
*2) necessari per a l'ordre SPI "Read RX Buffer" i "Read RSSI Buffer"
| Llegeix el nivell de farciment RX FIFO | 0 |
| Llegir el nivell de farciment TX FIFO | 0 |
| Llegeix el nivell d'ompliment RSSI FIFO | 0 |
| Obteniu bytes d'esdeveniments | 0 |
| Llegeix RSSI FIFO | 120 |
| Llegiu RX FIFO | 120 |
| Escriu el registre SRAM | 110 |
| Llegeix el registre SRAM | 120 |
| Escriu EEPROM | 55 |
| Llegir EEPROM | 0 |
| Escriu TX FIFO | 110 |
| Escriu TX Preàmbul FIFO | 110 |
| Estableix el mode del sistema | 55 |
| Calibrar i comprovar | 50 |
| Pegat SPI | XX |
| Obteniu la versió ROM | 0 |
| Obteniu la versió Flash | 0 |
| Comandament configurable pel client | XX |
| Restabliment del sistema | 0 |
| Activa l'escriptura segura d'EEPROM | 65 |
| Set Voltage Monitor | 85 |
| Comandament OFF | 0 |
| Llegir el valor de temperatura | 0 |
| Servei d'inici SRAM | 50 |
| Inicieu la mesura RSSI | 55 |
| Obteniu el valor RSSI | 0 |
| Llegiu RX FIFO Byte Interrupció | 70 |
| Llegiu RSSI FIFO Byte Interrupt | 70 |
Història de revisions de documents
| Revisió | Data | Secció | Descripció |
| A | 12/2021 | Document | Alliberament inicial |
El Microxip Weblloc
Microxip ofereix suport en línia a través del nostre weblloc a www.microchip.com/. Això weblloc s'utilitza per fer filei informació fàcilment disponible per als clients. Alguns dels continguts disponibles inclouen:
- Suport al producte: fulls de dades i errates, notes d'aplicació i sampprogrames, recursos de disseny, guies d'usuari i documents de suport de maquinari, últimes versions de programari i programari arxivat
- Suport tècnic general: Preguntes freqüents (FAQ), sol·licituds d'assistència tècnica, grups de discussió en línia, llista de membres del programa de socis de disseny de Microchip
- Negoci de Microxip: selector de productes i guies de comandes, darrers comunicats de premsa de Microxip, llistat de seminaris i esdeveniments, llistats d'oficines de vendes de Microxip, distribuïdors i representants de fàbrica
Servei de notificació de canvis de producte
El servei de notificació de canvis de producte de Microchip ajuda a mantenir els clients al dia dels productes de Microchip. Els subscriptors rebran una notificació per correu electrònic sempre que hi hagi canvis, actualitzacions, revisions o errates relacionades amb una família de productes o una eina de desenvolupament especificada d'interès. Per registrar-vos, aneu a www.microchip.com/pcn i seguiu les instruccions de registre.
Atenció al client
Els usuaris dels productes Microxip poden rebre assistència a través de diversos canals:
- Distribuïdor o representant
- Oficina local de vendes
- Enginyer de solucions integrades (ESE)
- Suport tècnic
Els clients han de contactar amb el seu distribuïdor, representant o ESE per obtenir assistència. Les oficines de vendes locals també estan disponibles per ajudar els clients. En aquest document s'inclou una llista d'oficines de vendes i ubicacions. El suport tècnic està disponible a través de weblloc a: www.microchip.com/support
Funció de protecció de codi de dispositius de microxip
Tingueu en compte els detalls següents de la funció de protecció del codi als productes Microxip:
- Els productes de microxip compleixen les especificacions contingudes a la seva fitxa de dades particular de microxip.
- Microxip creu que la seva família de productes és segura quan s'utilitza de la manera prevista, dins de les especificacions de funcionament i en condicions normals.
- Microxip valora i protegeix de manera agressiva els seus drets de propietat intel·lectual. Els intents d'infringir les funcions de protecció del codi del producte Microxip estan estrictament prohibits i poden infringir la Llei de drets d'autor de Digital Millennium.
- Ni Microchip ni cap altre fabricant de semiconductors poden garantir la seguretat del seu codi. La protecció del codi no vol dir que estem garantint que el producte sigui "irrompible". La protecció del codi està en constant evolució. Microxip es compromet a millorar contínuament les funcions de protecció del codi dels nostres productes.
Avís Legal
Aquesta publicació i la informació que s'hi inclou només es poden utilitzar amb productes Microchip, inclòs per dissenyar, provar i integrar productes Microchip amb la vostra aplicació. L'ús d'aquesta informació de qualsevol altra manera viola aquests termes. La informació sobre les aplicacions del dispositiu només es proporciona per a la vostra comoditat i pot ser substituïda per actualitzacions. És la vostra responsabilitat assegurar-vos que la vostra aplicació compleix les vostres especificacions. Poseu-vos en contacte amb l'oficina local de vendes de Microxip per obtenir assistència addicional o, per obtenir assistència addicional a www.microchip.com/en-us/support/design-help/client-support-services.
AQUESTA INFORMACIÓ ÉS PROPORCIONADA PER MICROCHIP "TAL CUAL". MICROCHIP NO FA REPRESENTACIONS O GARANTIES DE CAP TIPUS, JA SIGUI EXPRESSES O IMPLÍCITES, ESCRITES O ORALS, LEGALS O D'ALTRE ALTRE, RELACIONATS AMB LA INFORMACIÓ, INCLOSA PERÒ NO LIMITADA A CAP GARANTIA IMPLÍCITA DE NO-INFRACCIÓ, COMERCIALITZACIÓ I GARANTIA DE COMERCIALITZACIÓ, COMERCIALITZACIÓ I GARANTIA DE COMERCIALITZACIÓ. RELACIONATS AMB EL SEU ESTAT, QUALITAT O RENDIMENT. EN CAP CAS, MICROCHIP SERÀ RESPONSABLE DE CAP PÈRDUA INDIRECTA, ESPECIAL, PUNITIVA, INCIDENTAL O CONSEQUENTAL, DANNY, COST O DESPESA DE QUALSEVOL TIPUS RELACIONATS AMB LA INFORMACIÓ O EL SEU ÚS, SEGUI QUE SIEMPRE CAUSAT, FINS I TOT QUÈ SIGUI AIXÒ. LA POSSIBILITAT O ELS DANYS SÓN PREVISIBLES. EN LA MÀXIMA MESURA PERMETIDA PER LA LLEI, LA RESPONSABILITAT TOTAL DE MICROCHIP EN TOTES LES RECLAMACIONS DE QUALSEVOL MANERA RELACIONADAS AMB LA INFORMACIÓ O EL SEU ÚS NO SUPERARÀ L'IMPORT DE LES TARIFES, SI N'HEU, QUE HEU PAGAT DIRECTAMENT A MICROCHIP PER LA INFORMACIÓ.
L'ús de dispositius Microxip en aplicacions de suport vital i/o seguretat és totalment a risc del comprador, i el comprador es compromet a defensar, indemnitzar i excloure Microxip de qualsevol dany, reclamació, demanda o despeses derivades d'aquest ús. No es transmet cap llicència, implícita o d'una altra manera, sota cap dret de propietat intel·lectual de Microxip tret que s'indiqui el contrari.
Marques comercials
El nom i el logotip de Microxip, el logotip de Microxip, Adaptec, AnyRate, AVR, logotip d'AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXlu maXTouch, MediaLB, megaAVR, Microsemi, logotip de Microsemi, MOST, logotip MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logotip PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, logotip SST, SuperFlash , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron i XMEGA són marques registrades de Microchip Technology Incorporated als EUA i altres països. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logotip de ProASIC Plus, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, WinPath i ZL són marques registrades de Microchip Technology Incorporated als EUA
Supressió de claus adjacents, AKS, Analog-for-the-Digital Age, Qualsevol condensador, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM , ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programació en sèrie en circuit, ICSP, INICnet, Paral·lelització intel·ligent, Connectivitat entre xips, JitterBlocker, Knob-on-Display, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, logotip de MPLAB Certified, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express, NVMe, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REALICE , Ripple Blocker, RTAX, RTG4, SAMICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect i ZENA són marques comercials de Microchip Technology Incorporated als EUA i altres països.
SQTP és una marca de servei de Microchip Technology Incorporated als EUA. El logotip d'Adaptec, Frequency on Demand, Silicon Storage Technology, Symmcom i Trusted Time són marques registrades de Microchip Technology Inc. a altres països. GestIC és una marca comercial registrada de Microchip Technology Germany II GmbH & Co. KG, una filial de Microchip Technology Inc., a altres països. Totes les altres marques comercials esmentades aquí són propietat de les seves respectives empreses. © 2021, Microchip Technology Incorporated i les seves filials. Tots els drets reservats. ISBN: 978-1-5224-9403-4
Sistema de gestió de la qualitat
Per obtenir informació sobre els sistemes de gestió de la qualitat de Microchip, visiteu www.microchip.com/quality.
Vendes i servei a tot el món
AMERICA 2355 West Chandler Blvd.
Chandler, AZ 85224-6199
Tel: 480-792-7200
Fax: 480-792-7277
Suport tècnic:
www.microchip.com/support
Web Adreça:
www.microchip.com
Documents/Recursos
![]() |
Full de comandaments de la interfície perifèrica sèrie MICROCHIP ATA8510 [pdfGuia de l'usuari Full d'ordres de la interfície perifèrica sèrie ATA8510, ATA8510, full d'ordres de la interfície perifèrica sèrie, full d'ordres de la interfície perifèrica |




